DDR 5,新标准发布
出处:网络整理 发布于:2024-04-22 11:00:19
JESD79-5C 引入了一种创新解决方案来提高 DRAM 数据完整性,称为每行激活计数 (PRAC)。PRAC 以字线粒度计数 DRAM 激活。当启用 PRAC 的 DRAM 检测到激活次数过多时,它会提醒系统暂停流量并指定采取缓解措施的时间。这些相互关联的行动巩固了 PRAC 提供基本准确且可预测的方法的能力,通过 DRAM 和系统之间的密切协调来解决数据完整性挑战。
JESD79-5C DDR5 提供的其他功能包括:
将定时参数定义从 6800 Mbps 扩展至 8800 Mbps包含 DRAM 时序和 Tx/Rx AC 时序扩展至 8800 Mbps,而之前的版本仅支持多 6400 个时序参数和多 7200 个 DRAM 时序的部分片段引入自刷新退出时钟同步以优化 I/O 训练
合并 DDP(双封装)时序
弃用 PASR(部分阵列自刷新)以解决安全问题JEDEC 董事会主席 Mian Quddus 表示:“我很高兴强调 JEDEC 固态 JC-42 委员会为推进 DDR5 标准所做的合作努力。”他补充道:“JESD79-5C 的突破性新功能旨在满足各种应用中不断变化的行业对安全性、可靠性和性能的需求。”
“JC-42 委员会很高兴推出 PRAC,这是一款有助于确保 DRAM 数据完整性的综合解决方案,作为 DDR5 更新的一个组成部分。JC-42 委员会主席 Christopher Cox 表示,我们正在努力将该功能整合到 JEDEC 内的其他 DRAM 产品系列中。
上一篇:dsp芯片作用及应用
下一篇:74hc595中文资料详解
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,//www.swtciz.cn,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- stm32f103zet6芯片介绍2025/5/20 17:25:57
- 74160和74161的区别2025/5/19 17:19:44
- 驱动芯片选型的核心注意事项2025/5/17 14:28:03
- 深度剖析:ADC 芯片参数含义与选型要点2025/5/9 16:12:12
- 揭秘经典万能芯片 NE555:初学者的电子入门指南2025/5/9 15:45:37